| Parameter | Simbol | Kondisi Pengujian | Min | Ketik | Max | Unit |
| Catu Daya | VDD | | 3.0 | | 3.6 | V |
| Pembuangan Daya | Iop | VDD = 3.3V | | 3 | | mA |
| Rentang pengukuran | | 4000:1 Rentang dinamis masukan | | | | |
| Akurasi pengukuran energi aktif (sinyal besar) | | Input 30A ~ 100mA @ resistor pengambilan sampel 1mohm | | 0.2 | | % |
| Akurasi pengukuran energi aktif (sinyal kecil) | | Input 100mA ~ 50mA @ resistor pengambilan sampel 1mohm | | 0.4 | | % |
| Akurasi pengukuran energi aktif (sinyal kecil) | | Input 50mA ~ 10mA @ resistor pengambilan sampel 1mohm | | 0.6 | | % |
| Akurasi pengukuran RMS (sinyal besar) | | Input 30A ~ 100mA @ resistor pengambilan sampel 1mohm | | 0.2 | | % |
| Akurasi pengukuran RMS (sinyal kecil) | | Input 100mA ~ 50mA @ resistor pengambilan sampel 1mohm | | 2 | | % |
| Akurasi pengukuran RMS (sinyal kecil) | | Input 50mA ~ 10mA @ resistor pengambilan sampel 1mohm | | 6 | | % |
| Waktu respons RMS yang cepat | 50Hz | Dapat diatur ke siklus/setengah siklus | 10 | | 160 | mS |
| 60Hz | 8.3 | | 133 | mS |
| Penundaan keluaran sinyal penyeberangan nol | | | | 570 | | Amerika Serikat |
| Kesalahan pengukuran yang disebabkan oleh sudut fase antar saluran (kapasitansi) | PF08err | Kemajuan fase 37 ゜ (PF = 0,8) | | | 0.5 | % |
| Kesalahan pengukuran yang disebabkan oleh sudut fase antar saluran (sensibilitas) | PF05err | Penundaan fase 60 ゜ (PF = 0,5) | | | 0.5 | % |
| Penekanan daya AC (variasi amplitudo frekuensi output) | ACPSRR | IP/N = 100mV | | | 0.1 | % |
| Penekanan daya DC (variasi amplitudo frekuensi keluaran) | DCPSRR | VP / N = 100mV | | | 0.1 | % |
| Level input analog (saat ini) | | Input arus diferensial (puncak) | | | 42 | mV |
| Level input analog (tegangan) | | Input tegangan diferensial (puncak) | | | 100 | mV |
| Impedansi input analog | | | | 370 | | kΩ |
| Resistor pull-down SEL | | SEL (tarik ke bawah) | | 56.9 | | kΩ |
| Bandwidth input analog | | (-3dB) | | 3.5 | | kHz |
| Referensi tegangan internal | Vref | | | 1.218 | | V |
| Input logika tingkat tinggi | | VDD = 3.3V ± 5% | 2.6 | | | V |
| Input logika tingkat rendah | | VDD = 3.3V ± 5% | | | 0.8 | V |
| Output logika tingkat tinggi | | VDD = 3.3V ± 5% IOH = 5mA | VDD-0.5 | | | V |
| Output logika tingkat rendah | | VDD = 3.3V ± 5% IOL = 5mA | | | 0.5 | V |