{"id":3040,"date":"2025-12-29T11:21:44","date_gmt":"2025-12-29T03:21:44","guid":{"rendered":"https:\/\/www.siproin-ic.com\/products\/pm002mnib-copy\/"},"modified":"2025-12-29T17:10:37","modified_gmt":"2025-12-29T09:10:37","slug":"pm002mneb","status":"publish","type":"products","link":"https:\/\/www.siproin-ic.com\/es\/products\/pm002mneb\/","title":{"rendered":"PM002MNEB"},"content":{"rendered":"<h1><span style=\"font-size: 12pt\"><strong><b>Caracter\u00edsticas<\/b><\/strong><\/span><\/h1>\n<p><span style=\"font-size: 12pt\"><b>Densidad<\/b><\/span><\/p>\n<ul>\n<li><span style=\"font-size: 12pt\">2M Bit\/256K Byte<\/span><\/li>\n<\/ul>\n<p><span style=\"font-size: 12pt\"><b>Interfaz SPI r\u00e1pida con direccionamiento de datos de 8 bits de ancho <\/b><\/span><\/p>\n<ul>\n<li><span style=\"font-size: 12pt\">Hasta 54 MHz de frecuencia de reloj @SPI SDR<\/span><\/li>\n<li><span style=\"font-size: 12pt\">Soporta SPI Mode0 y SPI Mode3<\/span><\/li>\n<\/ul>\n<p><span style=\"font-size: 12pt\"><b>Tensi\u00f3n de funcionamiento <\/b><\/span><\/p>\n<ul>\n<li><span style=\"font-size: 12pt\">Tensi\u00f3n t\u00edpica\uff1a3,3V<\/span><\/li>\n<\/ul>\n<p><span style=\"font-size: 12pt\"><b>Protecci\u00f3n de datos <\/b><\/span><\/p>\n<ul>\n<li><span style=\"font-size: 12pt\">Modo de protecci\u00f3n con WP#EN, TBSEL, BP0, BP1, BP2 en el registro de modo SR#1<\/span><\/li>\n<\/ul>\n<p><span style=\"font-size: 12pt\"><b>Consumo de energ\u00eda <\/b><\/span><\/p>\n<ul>\n<li><span style=\"font-size: 12pt\">Corriente de reposo 10\u03bcA (valor t\u00edpico)<\/span><\/li>\n<li><span style=\"font-size: 12pt\">Corriente de espera 100\u03bcA (valor t\u00edpico)<\/span><\/li>\n<li><span style=\"font-size: 12pt\">Corriente activa 12mA (Valor t\u00edpico @SPI 54MHz)<\/span><\/li>\n<\/ul>\n<p><span style=\"font-size: 12pt\"><b>Paquete <\/b><\/span><\/p>\n<ul>\n<li><span style=\"font-size: 12pt\">SOP8<\/span><\/li>\n<\/ul>","protected":false},"excerpt":{"rendered":"<p>El PM002 es un chip con interfaz SPI (Serial Single-Wire) de 2M Bit\/256K Byte de capacidad STT-MRAM (Spin-Transfer Torque Magnetic Random Access Memory). Sus datos son no vol\u00e1tiles con un tiempo de retenci\u00f3n superior a 10 a\u00f1os. El chip admite interfaces SI (Serial Input) y SO (Serial Output) independientes de 1 bit, permite la escritura o lectura continua de bytes de datos a su m\u00e1xima frecuencia de reloj y presenta una latencia de escritura nula.<\/p>","protected":false},"featured_media":2875,"template":"","adweb_product_categories":[328],"adweb_product_tags":[94,253,113,74,90,315],"gallery":[2871],"order":null,"acf":[],"_links":{"self":[{"href":"https:\/\/www.siproin-ic.com\/es\/wp-json\/wp\/v2\/adweb_products\/3040"}],"collection":[{"href":"https:\/\/www.siproin-ic.com\/es\/wp-json\/wp\/v2\/adweb_products"}],"about":[{"href":"https:\/\/www.siproin-ic.com\/es\/wp-json\/wp\/v2\/types\/products"}],"wp:featuredmedia":[{"embeddable":true,"href":"https:\/\/www.siproin-ic.com\/es\/wp-json\/wp\/v2\/media\/2875"}],"wp:attachment":[{"href":"https:\/\/www.siproin-ic.com\/es\/wp-json\/wp\/v2\/media?parent=3040"}],"wp:term":[{"taxonomy":"adweb_product_cat","embeddable":true,"href":"https:\/\/www.siproin-ic.com\/es\/wp-json\/wp\/v2\/adweb_product_categories?post=3040"},{"taxonomy":"adweb_product_tag","embeddable":true,"href":"https:\/\/www.siproin-ic.com\/es\/wp-json\/wp\/v2\/adweb_product_tags?post=3040"}],"curies":[{"name":"wp","href":"https:\/\/api.w.org\/{rel}","templated":true}]}}